Foram encontradas 12.765 questões.
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FUNRIO
Orgão: IF-PA
Ordene as seguintes memórias de acordo com o critério velocidade de acesso. Nesse ordenamento considere que o número 1 denota a memória com maior velocidade de acesso e 4, aquela com menor velocidade de acesso.
( ) Cache.
( ) Memória Externa.
( ) Memória Principal.
( ) Registradores.
A ordenação correta, de cima para baixo, é:
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FUNRIO
Orgão: IF-PA
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FUNRIO
Orgão: IF-PA
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FUNRIO
Orgão: IF-PA
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: IF-RS
Orgão: IF-RS
Considerando a tecnologia dos processadores Intel Core i7, afirma-se:
I. O controlador de memória é integrado diretamente no próprio processador.
II. Esta versão do processador possui 3 canais de comunicação com a memória.
III. Possui um canal de alta velocidade, chamado QPI (QuickPath Interconnect), para comunicação com a memória.
IV. O turbo boost é um recurso que diminui o clock do processador nos períodos em que poucos núcleos estejam sendo solicitados.
Assinale a alternativa em que todas a(s) afirmativa(s) está(ão) CORRETA(S):
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FUNRIO
Orgão: IF-PA
Classifique os tipos de memórias apresentados na coluna da direita conforme os tipos de armazenamentos da coluna da esquerda.
1 - Memória de armazenamento primário
2 - Memória de armazenamento secundário
( ) Fitas magnéticas
( ) HD
( ) Memória cache
( ) Registrador
( ) ROM
A sequência correta dos números da coluna da direita, de cima para baixo, é:
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: UFRN
Orgão: UFRN
"Pipeline" é o nome de uma técnica utilizada no funcionamento de uma CPU para explorar o paralelismo em nível de instrução. Nela, instruções são executadas em sequência por uma série de estágios que funcionam concorrentemente. Considere um programa com 1.000 instruções independentes, em sequência, a ser executado em uma CPU com um pipeline de 5 estágios, dos quais apenas os estágios de carga (load) e armazenamento (store) levam 2ns para executar, enquanto os demais levam 1ns. O tempo que a CPU leva para executar esse programa é de
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: BIO-RIO
Orgão: Pref. São Gonçalo-RJ

Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: IF-CE
Orgão: IF-CE

Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: BIO-RIO
Orgão: Pref. São Gonçalo-RJ


Provas
Caderno Container